集成电路前端设计流程,写出相关的工具。
发布日期:2021-11-10
试题解析
集成电路
集成电路(integrated circuit)是一种微型电子器件或部件。采用一定的工艺,把一个电路中所需的晶体管、电阻、电容和电感等元件及布线互连一起,制作在一小块或几小块半导体晶片或介质基片上,然后封装在一个管壳内,成为具有所需电路功能的微型结构;其中所有元件在结构上已组成一个整体,使电子元件向着微小型化、低功耗、智能化和高可靠性方面迈进了一大步。它在电路中用字母“IC”表示。集成电路发明者为杰克·基尔比(基于锗(Ge)的集成电路)和罗伯特·诺伊斯(基于硅(Si)的集成电路)。当今半导体工业大多数应用的是基于硅的集成电路。
- 中文名
-
集成电路
- 定义
-
一种微型电子器件或部件
- 外文名
-
Integrated circuit
- 发明者
-
杰克·基尔比
设计流程
设计中最重要的一点是明确设计目的,企业理念高于创意和先于创意,必须先明确企业的理念,设计师再制定设计创意,才能作出绝妙的设计,总之最终设计作品要具备企业的气质形态,并且可以给不同视觉受众群以不同的美好联想。
- 中文名
-
设计流程
- 重要步骤
-
明确设计目的
- 别名
-
设计过程
- 针对领域
-
设计
相关
相关,是一个汉语词语,释义为彼此关连;互相牵涉。即事物或信号之间的共享关系或因果关系。在自然界或人类社会中,如果变量之间具有相随变动的关系,则称变量之间相关。
- 中文名
-
相关
- 外文名
-
related
- 拼音
-
xiāng guān
- 意思
-
彼此关连;互相牵涉
正确答案:
集成电路的前端设计主要是指设计IC过程的逻辑设计、功能仿真,而后端设计则是指设计IC过程中的版图设计、制板流片。前端设计主要负责逻辑实现,通常是使用verilog/VHDL之类语言,进行行为级的描述。而后端设计,主要负责将前端的设计变成真正的schematic&layout,流片,量产。
集成电路前端设计流程可以分为以下几个步骤:(1)设计说明书;(2)行为级描述及仿真;
(3)RTL级描述及仿真;(4)前端功能仿真。
硬件语言输入工具有SUMMIT,VISUALHDL,MENTOR和RENIOR等;图形输入工具有:Composer(cadence),Viewlogic(viewdraw)等;
数字电路仿真工具有:Verolog:CADENCE、Verolig-XL、SYNOPSYS、VCS、MENTOR、Modle-sim
VHDL:CADENCE、NC-vhdl、SYNOPSYS、VSS、MENTOR、Modle-sim
模拟电路仿真工具:HSpicePspice。
解析:
暂无解析
题王网让考试变得更简单
扫码关注题王,更多免费功能准备上线!