片选信号为101时,选定一个128K 8位的存储芯片,则该芯片的所在存储单元空间的首地址为(),末地址为()。
有一个1024K×32位的存储器,由128K×8位的DRAM构成。问:(1)总共需要多少DRAM芯片?(2)采用异步刷新,如果单元刷新间隔不超过8ms,则刷新信号周期是多少?
PS64/128K业务的下行承载是()。
某RAM存储器容量为128K×16位则地址线为(),数据线为()。
下列容量的ROM芯片除电源和地线,还有多少个输入引脚和输出引脚?写出信号名 称。 (1)64×4 (2)512×8 (3)128K×8 (4)16K×8 (5)1M×16
当使用MTA提供单端口128K的数据业务时,用户终端设备可以接在端口1或端口2。
MTA能实现的最高速率是128k,它由MTA上的()号端口提供。
某UE已有PS1业务,其上行承载在DCH上,且速率为128K;接着发起PS2业务,RBC算法为其上行选择E-DCH信道。此时RBC为并发业务确定的目标信道为:原业务信道不变、新业务上行选择E-DCH信道。